پاورپوینت پردازشگرهای چند هسته ای

پاورپوینت پردازشگرهای چند هسته ای (pptx) 35 اسلاید


دسته بندی : پاورپوینت

نوع فایل : PowerPoint (.pptx) ( قابل ویرایش و آماده پرینت )

تعداد اسلاید: 35 اسلاید

قسمتی از متن PowerPoint (.pptx) :

بنام خدا پردازشگرهای چند هسته ای به ویژه پردازشگرهای دو هسته ای Simple cpu block diagram نمایی ساده از cpu و واحدهای درون آن. Cpu از واحد کنترل، واحد محاسبه و منطق، ثبات ها و حافظه داخلی تشکیل شده. مفاهیم Clock : با شارش CLK wire ، سی پی یو یک دستور را اجرا می کند و( clock cycle ) به تعداد دستورهایی که سی پی یو در دوره می تواند انجام دهد clock speed گفته می شود. MCC :تراشه کنترل کننده حافظه که نامهای مختلف دیگری نیز دارد. Pipelining : به نوعی توسعه clock ، هر محل کاری cpu کار خود را با یک clock pulse انجام می دهد. به طور واقعی اجرای هر دستور را قبل از خاتمه اجرای دستور قبلی شروع می نماید. Stage : Fetch ، Decode ، Execute ، Write Thread : هر برنامه ای به تعدادی قسمت های کوچکی شکسته می شود. این نخها برای کارهای ویژه ای طراحی شده اند. Multipliers & Execution unit @Clock Multiplier: Internal clock speed on cpu External clock speed مفاهیم hyperthreading : نوعی توسعه واحد اجرایی در cpu های اینتل که به نظر سیستم عامل دو هسته ای است. MCH : توسعه MCC توسط اینتل Crossbar switch :( (AMD آدرسها را جمع آوری کرده و توزیع می کند و داده را از هر هسته به هسته دیگر یا باقی سیستم توزیع می کند. در خواست های هسته ها را برای داده ها بهتر برآورد می کند. HyperTransport Link or Bus :( Opteron (AMD این به چیپ های دوهسته ای امکان می دهد که از داخل خود cpu با یکدیگر با سرعتی بیش از 6GB/s ارتباط برقرار کنند. یک خط مستقیم برای ارتباط با دیگر دستگاههای PC با سرعت بالا و حذف ایده FSB ، MCC و تکنولوژی Double-pumped و قرار دادن MC در cpu . مفاهیم : (multimedia extensions) MMX اولین ایده برای پردازش گرافیک در Pentium . 3Dnow! : فناوری AMD در K6 برای رقابت با MMX Streaming SIMD Extensions) SSE ): فناوری Intel در Pentium ||| برای رقابت با 3Dnow! . مفاهیم @Back side bus: cpu & cache @Double-pumped FSB: Double the data rate with out increasing the clock speed. double the data transfers per clock cycle on speed of bus). First in Athlon Thunderbird. Quad-pumped: Intel made @Integer unit / Floating point unit @I-cache / D-cache سی پی یوهای چند هسته ای سرعت کلاک سی پی یو در 2002-2003 با محدودیت بزرگ 4GHz مواجه شد، و منجر به تلاش بیشتر سازنده ها برای پیدا کردن راهی برای افزایش توان پردازش برای cpu ها بود. همچنین Intel و AMD ایده مختلفی در مورد cpu های 64 بیتی داشتند. آنها همزمان شروع به ترکیب دو cpu در یک چیپ کردند، ساخت معماری دو هسته ای. سی پی یو دو هسته ای دارای دو واحد اجرایی، دو سری pipeline که cache ها و ram را به اشتراک می گیرند. نکته: قرار دادن بیش از دو هسته اجرایی در یک چیپ یعنی چند هسته ای. Pentium D اینتل با تولید Pentium D با دو نسل آخر Pentium 4 اولین سی پی یو دو هسته ای را وارد بازار کرد. هر هسته دارای cache خود بود و Frontside bus را به اشتراک گرفته بودند. و دارای لیسانس AMD64 معروف به سی پی یو های “Smarts” inside که قادر به اجرای کدهای 32 و 64 بیتی است. اینتل نام این را EM64T گذاشت.

نظرات کاربران

نظرتان را ارسال کنید

captcha

فایل های دیگر این دسته